Logotipo de la Universidad de Sevilla LA US ESTUDIAR INVESTIGAR VIVIR LA US EMPRESAS INTERNACIONAL TRABAJA EN LA US
 
 
Incio  >  
 
 

QUINTANA TOLEDO, JOSE MARIA

Perfil en ORCID: 0000-0003-1479-0050

Perfil en Scopus: 36444880400\

Perfil en Dialnet: 2960164

Grupos de Investigación
  • DISEÑO Y TEST DE CIRCUITOS INTEGRADOS DE SEÑAL MIXTA
Responsable de los siguientes proyectos/ayudas en la US

Proyectos:

  • Circuitos y Arquitecturas con Dispositivos Steep Slope para Aplicaciones de muy Bajo Consumo de Potencia ( TEC2017-87052-P ).
  • DISEÑO E IMPLEMENTACIÓN DE CIRCUITOS MULTIVALUADOS USANDO DISPOSITIVOS CON CARACTERÍSTICA NDR ( P07-TIC-02961 ).
  • DISEÑO E IMPLEMENTACION DE CIRCUITOS MONOLITICOS NANO-MICROELECTRONICOS BASADOS EN EL EFECTO TUNEL RESONANTE ( TEC2004-02948 ).
  • QUANTUM TUNNELLING DEVICE TECHNOLOGY ON SILICON.IST2001-32358 ( IST2001-32358 ).
  • TECNICAS DE DISEÑO E IMPLEMENTACION DE CIRCUITOS AUTOTEMPORIZADOS ( TIC95-0094 ).
Participa los siguientes proyectos/ayudas en la US

Proyectos:

  • ARQUITECTURAS Y CIRCUITOS CON RTDS PARA APLICACIONES LÓGICAS Y NO LINEALES ( TEC2010/18937 - Investigador/a).
  • FORTIN: Fortalecimiento institucional de las actividades de postgrado e investigación en sistemas electrónicos integrados en el Instituto Superior Pol ( D030769/10 - Investigador/a).
  • FORTALECIMIENTO INSTITUC. DE LAS ACTI. DE POSTGRADO E INVEST. EN SISTEMAS ELECTRÓNICOS INTEGRADOS EN EL INSTITUTO SUPERIOR POLITÉCNICO JOSE A. ECHEVAR ( D/024124/09 - Investigador/a).
  • DISEÑO E IMPLEMENTACIÓN DE CIRCUITOS NANO-MICROELECTRÓNICOS USANDO DISPOSITIVOS CON CARACTERÍSTICAS NDR ( TEC2007-67245/MIC - Investigador/a).
  • TÉCNICAS DE DISEÑO Y TEST DE CIRCUITOS INTEGRADOS MIXTOS EN TECNOLOGÍAS EMERGENTES ( EXC/2005/TIC-927 - Investigador/a).
  • CIRCUITOS INTEGRADOS DE SEÑAL MIXTA EN TECNOLOGIAS CMOS-SOI ( TIC2001-1594 - Investigador/a).
  • DISEÑO E IMPLEMENTACION DE UN BIOFONO DIGITAL CMOS DE BAJO CONSUMO-1FD1997-2351 ( 1FD1997-2351 - Investigador/a).
  • CIRCUITOS PARA PROCESADO DE SEÑAL CON BAJA TENSION DE ALIMENTACION Y BAJA POTENCIA ( TIC97-0648 - Investigador/a).
  • ANALOG-DIGITAL CMOS INTEGRATED CIRCUITS (PROYECTO ESPRIT) ( CIPA - Investigador/a).
  • DISEÑO DE CIRCUITOS INTEGRADOS ANALOGICO-DIGITALES PARA APLICACIONES A MEDIDA ( CIPA - Investigador/a).

Contratos:

  • MICROELECTRÓNICA:TECNOLOGÍA, DISEÑO Y TEST (68/83) ( OG-079/04 - Investigador/a ).
  • ARTICULO 68/83 DEL PROYECTO OPTONANOGEN ( 2003/644 - Investigador/a ).
  • MICROELECTRÓNICA: TECNOLOGÍA, DISEÑO Y TEST ( OG-040/03 - Investigador/a ).
  • MICROELECTRÓNICA: TECNOLOGÍA, DISEÑO Y TEST. (ESPRIT 33485 - MICROCARD) ( OG-022/02 - Investigador/a ).
  • MICROELECTRÓNICA: TECNOLOGÍA, DISEÑO Y TEST. (ESPRIT 25213 - TARDIS) ( OG-021/02 - Investigador/a ).
  • MICROELECTRÓNICA: TECNOLOGÍA, DISEÑO Y TEST (ESPRIT 33485-MICROCARD) ( OG-064/00 - Investigador/a ).
  • FREQUENCY DISCRIMINATION FILTER FOR ROTATION APPLICATIONS WITH MAGNETIC-SWITCHES: DEMONSTRATOR BOARD AND SYSTEM INTEGRATION ( 940224 - Investigador/a ).

Ayudas:

  • AYUDA A LA CONSOLIDACION DE GRUPOS DE INVESTIGACIÓN.- TIC 178 CONVOCATORIA 2009 ( 2009/00001257 - Investigador/a ).
  • AYUDA A LA CONSOLIDACION DE GRUPOS DE INVESTIGACION - TIC 178 CONVOCATORIA 2008 ( 2009/00000431 - Investigador/a ).
  • AYUDA A LA CONSOLIDACION DE GRUPOS DE INVESTIGACION - TIC 178 (CONVOCATORIA 2007) ( P-2008/560 - Investigador/a ).
Publicaciones

Capítulo de Libros:

  • Nuñez-Martínez, Juan, Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose:
    ANALYTIC APPROACH TO THE OPERATION OF RTD TERNARY INVERTERS BASED ON MML. Pag. 97 - 112. En: CUTTING EDGE NANOTECHNOLOGY. IN-TECH. 2010. ISBN 978-953-7619-93-0
  • Rodriguez-Villegas, Esther, Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose, Rueda-,A:
    THRESHOLD LOGIC BASED ADDERS USING FLOATING-GATE CIRCUITS. Pag. 54 - 58. En: ADVANCES IN PHYSICS, ELECTRONICS AND SIGNAL PROCESSING APPLICATION. DESCONOCIDO. 2000. ISBN
  • Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose:
    DELAY CIRCUITS. Pag. 127 - 139. En: ENCYCLOPEDIA OF ELECTRICAL AND ELECTRONICS ENGINEERING. DESCONOCIDO. 1999. ISBN
  • Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria, Rueda-,A:
    THRESHOLD LOGIC. Pag. 178 - 190. En: ENCYCLOPEDIA OF ELECTRICAL AND ELECTRONICS ENGINEERING. DESCONOCIDO. 1999. ISBN

Publicaciones en Revistas:

  • Nuñez-Martínez, Juan, Avedillo-De, Maria Jose, Jiménez, Manuel, Quintana-Toledo, Jose Maria, Todri-sanial, Aida, Corti, Elisabetta, Karg, Siegfried, Linares-Barranco, Bernabe:
    Oscillatory Neural Networks Using VO2 Based Phase Encoded Logic. En: Frontiers in Neuroscience. 2021. Vol. . Núm. . Pag. - https://doi.org/10.3389/fnins.2021.655823
  • Nuñez-Martínez, Juan, Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose, Jiménez, Manuel, Todri-sanial, Aida, Corti, Elisabetta, Karg, Siegfried, Linares-Barranco, Bernabe:
    Insights into the Dynamics of VO2 Coupled Oscillators for ONNs. En: IEEE Transactions on Circuits and Systems. Part 2: Express Briefs. 2021. Vol. . Núm. . Pag. - https://doi.org/10.1109/TCSII.2021.3085133
  • Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria, Nuñez-Martínez, Juan:
    Phase Transition Device for Phase Storing. En: IEEE Transactions on Nanotechnology. 2020. Vol. . Núm. . Pag. 107-112 10.1109/TNANO.2020.2965243
  • Nuñez-Martínez, Juan, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria:
    Experimental Validation of a Two-Phase Clock Scheme for Fine-Grained Pipelined Circuits Based on Monoestable to Bistable Logic Elements. En: IEEE Transactions on Very Large Scale Integration (VLSI) Systems. 2014. Vol. 22. Núm. 10. Pag. 2238-2242 10.1109/TVLSI.2013.2283306
  • Nuñez-Martínez, Juan, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria:
    Novel Pipeline Architectures based on Negative Differential Resistance Devices. En: Microelectronics Journal. 2013. Vol. 44. Núm. 9. Pag. 807-813 10.1016/j.mejo.2013.06.012
  • Nuñez-Martínez, Juan, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria:
    Domino inspired MOBILE networks. En: Electronics Letters. 2012. Vol. 48. Núm. 5. Pag. 292-293
  • Nuñez-Martínez, Juan, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria:
    Two-Phase RTD-CMOS Pipelined Circuits. En: IEEE Transactions on Nanotechnology. 2012. Vol. 11. Núm. 6. Pag. 1063-1069 10.1109/TNANO.2012.2213839
  • Pettenghi-Roldan, Hector, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria:
    IMPROVED NANOPIPELINED RTD ADDERS USING GENERALIZED THRESHOLD GATES. En: IEEE Transactions on Nanotechnology. 2011. Vol. 10. Núm. 1. Pag. 155-162
  • Nuñez-Martínez, Juan, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria:
    Simplified single-phase clock scheme for MOBILE networks. En: Electronics Letters. 2011. Vol. 47. Núm. 11. Pag. 648-650
  • Nuñez-Martínez, Juan, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria:
    RTD-CMOS Pipelined Networks for Reduced Power Consumption. En: IEEE Transactions on Nanotechnology. 2011. Vol. 10. Núm. 6. Pag. 1217-1220
  • Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose, Pettenghi-Roldan, Hector, Nuñez-Martínez, Juan:
    OPERATION LIMITS FOR RTD-BASED MOBILE CIRCUITS. En: IEEE Transactions on Circuits and Systems Part I: Fundamental Theory and Applications. 2009. Vol. 56. Núm. 2. Pag. 350-363
  • Nuñez-Martínez, Juan, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria:
    EFFICIENT REALISATION OF MOS-NDR THRESHOLD LOGIC GATES. En: Electronics Letters. 2009. Vol. 45. Núm. 23. Pag. 1158-1160
  • Romeira-,Bruno, Figueiredo-,Jose Maria, Slight-,T.J:, Wang-,L.M., Wasige-,E., Ironside-,C.N., Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose:
    SYNCHRONISATION AND CHAOS IN A LASER DIODE DRIVEN BY A RESONANT TUNNELLING DIODE. En: IET Optoelectronics. 2008. Vol. 2. Núm. 6. Pag. 211-215
  • Pettenghi-Roldan, Hector, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria:
    USING MULTI-THRESHOLD THRESHOLD GATES IN RTD-BASED LOGIC DESIGN: A CASE STUDY. En: Microelectronics Journal. 2008. Vol. 39. Núm. 2. Pag. 241-247
  • Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria, Pettenghi-Roldan, Hector:
    SELF-LATCHING OPERATION OF MOBILE CIRCUITS USING SERIES-CONNECTION OF RTDS AND TRANSISTORS. En: IEEE Transactions on Circuits and Systems Part II: Analog and Digital Signal Processing. 2006. Vol. 53. Núm. 5. Pag. 334-338
  • Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria, Pettenghi-Roldan, Hector:
    INCREASED LOGIC FUNCTIONALITY OF CLOCKED SERIES-CONNECTED RTDS. En: IEEE Transactions on Nanotechnology. 2006. Vol. 5. Núm. 5. Pag. 606-611
  • Pettenghi-Roldan, Hector, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria:
    SINGLE PHASE CLOCK SCHEME FOR MOBILE LOGIC GATES. En: Electronics Letters. 2006. Vol. 42. Núm. 24. Pag. 1382-1383
  • Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose:
    TRANSISTOR CRITICAL SIZING IN MOBILE FOLLOWER. En: Electronics Letters. 2005. Vol. 41. Núm. 10. Pag. 583-584
  • Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose:
    ANALYSIS OF FREQUENCY DIVIDER RTD CIRCUITS. En: IEEE Transactions on Circuits and Systems Part I: Fundamental Theory and Applications. 2005. Vol. 52. Núm. 10. Pag. 2234-2247
  • Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose:
    NONLINEAR DYNAMICS IN FREQUENCY DIVIDER RTD CIRCUITS. En: Electronics Letters. 2004. Vol. 40. Núm. 10. Pag. 586-587
  • Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria, Jiménez-Naharro, Raúl:
    PASS-TRANSISTOR BASED IMPLEMENTATIONS OF THRESHOLD LOGIC GATES FOR WOS FILTERING. En: Microelectronics Journal. 2004. Vol. 35. Núm. 11. Pag. 869-873
  • Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose, Huertas-Diaz, Jose Luis:
    SIMPLIFIED REED-MULLER EXPRESSIONS FOR RESIDUE THRESHOLD FUNCTIONS. En: Circuits, Systems and Signal Processing. 2004. Vol. 23. Núm. 1. Pag. 45-56
  • Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria, El-Alami-,H:
    WEIGHTED ORDER STATISTICS FILTER FOR REAL-TIME SIGNAL PROCESSING APPLICATIONS BASED ON PASS TRANSISTOR LOGIC. En: IEE Proceedings. Circuits, Devices and Systems. 2004. Vol. 151. Núm. 1. Pag. 31-36
  • Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria, El-Alami-,H, Jiménez-Calderón-,A.:
    A PRACTICAL PARALLEL ARCHITECTURE FOR STACKS FILTERS. En: Journal of VLSI Signal Processing. 2004. Vol. 38. Núm. 2. Pag. 91-100
  • Beiu-,V, Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose:
    VLSI IMPLEMENTATIONS OF THRESHOLD LOGIC - A COMPREHENSIVE SURVEY. En: IEEE Transactions on Neural Networks. 2003. Vol. 14. Núm. 5. Pag. 1217-1243
  • Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria, Pettenghi-Roldan, Hector, Kelly-,R, Thompson-,C.J.:
    MULTI-THRESHOLD THRESHOLD LOGIC CIRCUIT DESIGN USING RESONANT TUNNELLING DEVICES. En: Electronics Letters. 2003. Vol. 39. Núm. 21. Pag. 1502-1504
  • Martínez-,N, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria, Huertas-Diaz, Jose Luis:
    COPAS: A NEW ALGORITHM FOR THE PARTIAL INPUT ENCODING PROBLEM. En: VLSI Design. 2002. Vol. 14. Núm. 2. Pag. 171-181
  • Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose, Huertas-Diaz, Jose Luis:
    EFFICIENT REALIZATION OF A THRESHOLD VOTER FOR SELF-PURGING REDUNDANCY. En: Journal of Electronic Testing. 2001. Vol. 17. Núm. 1. Pag. 69-73
  • Rodriguez-Villegas, Esther, Huertas-Sánchez, Gloria, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria, Rueda-,A:
    A PRACTICAL FLOATING-GATE MULLER-C ELEMENT USING VMOS THRESHOLD GATES. En: IEEE Transactions on Circuits and Systems Part II: Analog and Digital Signal Processing. 2001. Vol. 48. Núm. 1. Pag. 102-106
  • Rodriguez-Villegas, Esther, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria, Huertas-Sánchez, Gloria, Rueda-,A:
    NU MOS-BASED SORTER FOR ARITHMETIC APPLICATIONS. En: VLSI Design. 2000. Vol. 11. Núm. 2. Pag. 129-136
  • Rodriguez-Villegas, Esther, Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose, Rueda-,A:
    SORTING NETWORKS IMPLEMENTED AS VMOS CIRCUITS. En: Electronics Letters. 1998. Vol. 34. Núm. 23. Pag. 2237-2238
  • Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose, Rueda-,A:
    LOW-COST BSA TECHNIQUE FOR THRESHOLD-LOGIC GATE BASED MULTIPLIER IMPLEMENTATIONS. En: Electronics Letters. 1997. Vol. 33. Núm. 12. Pag. 1028-1030
  • Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria, Huertas-Diaz, Jose Luis:
    Efficient State Reduction Methods for PLA-based Sequential Circuits. En: IEEE Proceedings. Computers and Digital Techniques. 1992. Vol. 139. Núm. . Pag. 491-500
  • Huertas-Diaz, Jose Luis, Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose:
    Area Optimised Registers by Using a Folded PLA. En: IEE Proceedings. Circuits, Devices and Systems. 1990. Vol. 137. Núm. . Pag. 28-32
  • Huertas-Diaz, Jose Luis, Quintana-Toledo, Jose Maria:
    Efficiency of State Assignment Methods for PLA-Based Sequential Circuits. En: IEEE Proceedings. Computers and Digital Techniques. 1989. Vol. 136. Núm. . Pag. 247-253

Aportaciones a Congresos:

  • Nuñez-Martínez, Juan, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria, Quintero-Alvarez, Héctor Javier:
    Improving delay-noise trade-off of dynamic gates for fine-grained pipelined applications. Comunicación en congreso. Conference on Design of Circuits and Integrated Systems. . 2013
  • Nuñez-Martínez, Juan, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria:
    Novel dynamic gate topology for superpipelines in DSM technologies. Comunicación en congreso. Digital System Design EUROMICRO. Santander. 2013
  • Nuñez-Martínez, Juan, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria:
    Bifurcation Diagrams in MOS-NDR Frequency Divider Circuits. Comunicación en congreso. IBERCHIP 2012. PLAYA DEL CARMEN, MEXICO. 2012
  • Nuñez-Martínez, Juan, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria:
    Bifurcation Diagrams in MOS-NDR Frequency Divider Circuits. Comunicación en congreso. IEEE International Conference on Electronics, Circuits, and Systems . SEVILLA, ESPAÑA. 2012
  • Nuñez-Martínez, Juan, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria:
    Two-phase MOBILE interconnection schemes for ultra-grain pipeline applications. Comunicación en congreso. International Workshop on Power and Timing Modeling, Optimization and Simulation . NEWCASTLE, REINO UNIDO, United Kingdom. 2012
  • Nuñez-Martínez, Juan, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria:
    Compact and Power Efficient MOS-NDR Muller C-Elements. Comunicación en congreso. Doctoral Conference on Computing, Electrical and Industrial Systems. CAPARICA (LISBOA). 2012
  • Nuñez-Martínez, Juan, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria:
    Efficient Realization of RTD-CMOS Logic Gates. Comunicación en congreso. Great Lakes Symposium on VLSI. LAUSSANE, SUIZA. 2011
  • Nuñez-Martínez, Juan, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria:
    Evaluation of MOBILE-based gate-level pipelining augmenting CMOS with RTDs. Comunicación en congreso. SPIE 2011. PRAGA, REPÚBLICA CHECA. 2011
  • Nuñez-Martínez, Juan, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria:
    SINGLE PHASE MOS-NDR MOBILE NETWORKS. Comunicación en congreso. IEEE International Symposium on Circuits and Systems, ISCAS, pp. 1979-1982, Jun. 2010. PARIS, FRANCE. 2010
  • Nuñez-Martínez, Juan, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria:
    EVALUATION OF RTD-CMOS LOGIC GATES. Comunicación en congreso. DSD EUROMICRO 2010 () (.2010.LILLE, FRANCIA). LILLE, FRANCIA. 2010
  • Nuñez-Martínez, Juan, Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose:
    REDES MOBILE MOS-NDR OPERANDO CON RELOJ DE UNA FASE. Comunicación en congreso. IBERCHIP 2010 () (.2010.IGUAZÚ (BRASIL)). IGUAZÚ (BRASIL). 2010
  • Bol-, D, Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose, Legat-, J.D.:
    MOBILE DIGITAL CIRCUITS BASED ON NEGATIVE-DIFFERENTIAL-RESISTANCE MOS STRUCTURES. Comunicación en congreso. CONFERENCE ON DESIGN OF CIRCUITS AND INTEGRATED SYSTEMS (24) (24.2009.Zaragoza). Zaragoza. 2009
  • Nuñez-Martínez, Juan, Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose:
    DC OPERATION LIMITS FOR MOBILE INVERTERS. Comunicación en congreso. CONFERENCE ON DESIGN OF CIRCUITS AND INTEGRATED SYSTEMS (24) (24.2009.Zaragoza). Zaragoza. 2009
  • Nuñez-Martínez, Juan, Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose:
    MULLER C-ELEMENTS MULTIENTRADA BASADOS EN MOS-NDR. Comunicación en congreso. IBERCHIP () (.2009.BUENOS AIRES, ARGENTINA). BUENOS AIRES, ARGENTINA. 2009
  • Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose, Pettenghi-Roldan, Hector, Nuñez-Martínez, Juan:
    PUERTAS UMBRAL GENERALIZADAS PARA EL DISEÑO LÓGICOS DE CIRCUITOS MOBILE. Comunicación en congreso. IBERCHIP () (.2009.BUENOS AIRES, ARGENTINA). BUENOS AIRES, ARGENTINA. 2009
  • Nuñez-Martínez, Juan, Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose:
    FAST AND AREA EFFICIENT MULTI-INPUT MULLER C-ELEMENT BASED ON MOS-NDR. Comunicación en congreso. IEEE INTERNATIONAL SYMPOSIUM ON CIRCUITS AND SYSTEMS () (.2009.TAIPEI, TAIWAN). TAIPEI, TAIWAN. 2009
  • Pettenghi-Roldan, Hector, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria:
    SINGLE PHASE CLOCK SCHEME FOR MOBILE BASED CIRCUITS. Comunicación en congreso. CONFERENCE ON DESIGN OF CIRCUITS AND INTEGRATED SYSTEMS (24) (24.2009.Zaragoza). Zaragoza. 2009
  • Romeira-,Bruno, Figueiredo-,Jose Maria, Slight-,T.J:, Wang-,L.M., Wasige-,E., Ironside-,C.N., Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose:
    OBSERVATION OF FREQUENCY DIVISION AND CHAOS BEHAVIOR IN A LASER DIODE DRIVEN BY A RESONANT TUNNELING DIODE. Comunicación en congreso. CLEO/QELS 2008 () (.2008.DD). DD. 2008
  • Pettenghi-Roldan, Hector, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria:
    RTD BASED LOGIC CIRCUITS USING GENERALIZED THRESHOLD. Comunicación en congreso. CONFERENCE ON DESIGN OF CIRCUITS AND INTEGRATED SYSTEMS (23) (23.2008.GRENOBLE (FRANCIA)). GRENOBLE (FRANCIA). 2008
  • Pettenghi-Roldan, Hector, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria:
    A NOVEL CONTRIBUTION TO THE RTD-BASED THRESHOLD LOGIC FAMILY. Poster en Congreso. ISCAS 2008 () (.2008.SEATTLE, WASHINGTON, USA). SEATTLE, WASHINGTON, USA. 2008
  • Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose:
    TRANSIENT RESPONSE IN MOBILE-BASED CIRCUITS. Comunicación en congreso. VLSI-SOC () (.2008.RHODES ISLAND, GREECE). RHODES ISLAND, GREECE. 2008
  • Nuñez-Martínez, Juan, Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose:
    DESIGN OF RTD-BASED NMIN/NMAX GATES. Comunicación en congreso. IEEE NANO 2008 () (.2008.ARLINGTONG, TX, USA). ARLINGTONG, TX, USA. 2008
  • Nuñez-Martínez, Juan, Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose:
    A QUASI DIFFERENTIAL QUANTIZER BASED ON SMOBILE. Comunicación en congreso. IEEE SYMPOSIUM ON INTEGRATED CIRCUITS AND SYSTEMS DESIGN (20) (20.2007.RÍO DE JANEIRO (BRAZIL)). RÍO DE JANEIRO (BRAZIL). 2008
  • Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose:
    ANALYSIS OF THE CRITICAL RISE TIME IN MOBILE-BASED CIRCUITS. Poster en Congreso. IEEE ICECS () (.2008.MALTA). MALTA. 2008
  • Nuñez-Martínez, Juan, Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose:
    LIMITS TO A CORRECT OPERATION IN RTD-BASED TERNARY INVERTERS. Comunicación en congreso. ISCAS 2008 () (.2008.SEATTLE, WASHINGTON, USA). SEATTLE, WASHINGTON, USA. 2008
  • Nuñez-Martínez, Juan, Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose:
    LIMITS TO A CORRECT EVALUATION IN RTD-BASED QUATERNARY INVERTERS. Comunicación en congreso. INTERNATIONAL SYMPOSIUM ON MULTIPLE-VALUED LOGIC (37) (37.2007.OSLO (NORWAY)). OSLO (NORWAY). 2007
  • Pettenghi-Roldan, Hector, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria:
    NON RETURN MOBILE LOGIC FAMILY. Comunicación en congreso. IEEE INTERNATIONAL SYMPOSIUM ON CIRCUITS AND SYSTEM (40) (40.2007.NEW ORLEANS, LUSIANA, USA). NEW ORLEANS, LUSIANA, USA. 2007
  • Nuñez-Martínez, Juan, Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose:
    ANALYTIC APPROACH TO THE OPERATION OF RTD TERNARY INVERTERS BASED ON MML. Comunicación en congreso. INTERNATIONAL WORKSHOP ON POST-BINARY ULSI SYSTEMS (16) (16.2007.OSLO (NORWAY)). OSLO (NORWAY). 2007
  • Nuñez-Martínez, Juan, Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose:
    DC OPERATION LIMITS OF RTD TERNARY INVERTERS BASED ON NML. Comunicación en congreso. DCIS () (.2007.SEVILLA, ESPAÑA). Santander (ESPAÑA). 2007
  • Nuñez-Martínez, Juan, Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose:
    HOLDING PRESERVING IN RTD-BASED MULTIPLE-VALUED QUANTIZIERS. Comunicación en congreso. IEEE CONFERENCE ON NANOTECHNOLOGY (7) (7.2007.HONG-KONG (CHINA)). HONG-KONG (CHINA). 2007
  • Nuñez-Martínez, Juan, Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose:
    CORRECT DC OPERATION IN RTD BASED TERNARY INVERTERS. Comunicación en congreso. IEEE INTERNATIONAL CONFERENCE OF NANO/MICRO ENGINEERED AND MOLECULAR SYSTEMS (2) (2.2007.BANGKOK (THAILANDIA)). BANGKOK (THAILANDIA). 2007
  • Nuñez-Martínez, Juan, Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose:
    OPERATION LIMITS IN RTD-BASED TERNARY QUANTIZERS. Comunicación en congreso. ACM GREAT LAKES SYMPOSIUM ON VLSI (17) (17.2007.STRESSA-LAGO MAGGIORE (ITALY)). STRESSA-LAGO MAGGIORE (ITALY). 2007
  • Nuñez-Martínez, Juan, Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose:
    CORRECT OPERATION IN SMOBILE-BASED QUASI-DIFFERENTIAL QUANTIZIERS. Comunicación en congreso. ECCTD 2007 () (.2007.SEVILLA, ESPAÑA). Santander (ESPAÑA). 2007
  • Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose, Pettenghi-Roldan, Hector:
    SELF-LATCHING OPERATION LIMITS FOR MOBILE CIRCUITS. Comunicación en congreso. ISCAS 2006 () (.2006.KOS, GRECIA). KOS, GRECIA. 2006
  • Nuñez-Martínez, Juan, Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose:
    HOLDING DISSAPEARANCE IN RTD-BASED QUANTIZERS. Comunicación en congreso. ENS 2006 () (.2006.PARIS). PARIS. 2006
  • Nuñez-Martínez, Juan, Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose:
    LIMITS TO A CORRECT EVALUATION IN RTD BASED TERNARY INVERTERS. Comunicación en congreso. ICECS () (.2006.NICE (FRANCE)). NICE (FRANCE). 2006
  • Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose, Pettenghi-Roldan, Hector:
    IMPLEMENTACIÓN DE LÓGICA UMBRAL Y MULTIUMBRAL CON RTDS. Comunicación en congreso. IBERCHIP (12) (12.2006.SAN JOSE, COSTA RICA). SAN JOSE, COSTA RICA. 2006
  • Bol-, D, Legat-, J.D., Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose:
    MONOSTABLE-BISTABLE TRANSITION LOGIC ELEMENTS: THRESHOLD LOGIC VS. BOOLEAN LOGIC COMPARISON. Comunicación en congreso. ICECS () (.2006.NICE (FRANCE)). NICE (FRANCE). 2006
  • Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose, Nuñez-Martínez, Juan:
    DESIGN GUIDES FOR A CORRECT DC OPERATION IN RTD-BASED THRESHOLD GATES. Comunicación en congreso. IEEE EUROMICRO SYMPOSIUM ON DIGITAL SYSTEM DESIGN () (.2006.CAVTAT, CROACIA). CAVTAT, CROACIA. 2006
  • Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose, Nuñez-Martínez, Juan:
    DC CORRECT OPERATION IN MOBILE INVERTERS. Comunicación en congreso. MWCAS 2006 (49) (49.2006.SAN JUAN (PUERTO RICO)). SAN JUAN (PUERTO RICO). 2006
  • Nuñez-Martínez, Juan, Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose:
    OPERATION LIMITS FOR MOBILE FOLLOWER. Comunicación en congreso. NANO 2006 (6) (6.2006.CINCINNATI). CINCINNATI. 2006
  • Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose:
    OPERATION LIMITS FOR MOBILE FOLLOWERS. Comunicación en congreso. NANO 2006 (6) (6.2006.CINCINNATI). CINCINNATI. 2006
  • Pettenghi-Roldan, Hector, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria:
    NANOPIPELINED RTD ADDERS USING MULTI-THRESHOLD THRESHOLD GATES. Comunicación en congreso. CONFERENCE ON DESIGN OF CIRCUITS AND INTEGRATED SYSTEMS DCIS 2005 (20.2005.LISBOA). LISBOA. 2005
  • Pettenghi-Roldan, Hector, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria:
    NEW CIRCUIT TOPOLOGY FOR LOGIC GATES BASED ON RTD'S. Comunicación en congreso. IEEE CONFERENCE ON NANOTECHNOLOGY (5) (5.2005.NAGOYA, JAPÓN). NAGOYA, JAPÓN. 2005
  • Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria, Pettenghi-Roldan, Hector:
    LOGIC MODELS SUPPORTING THE DESIGN OF MOBILE-BASED RTD CIRCUITS. Comunicación en congreso. IEEE INTERNATIONAL CONFERENCE ON APPLICATION-SPECIFIC SYSTEMS, ARCHITECTURE PROCESSORS (16.2005.SAMOS, GRECIA). SAMOS, GRECIA. 2005
  • Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose, Huertas-Diaz, Jose Luis:
    ROBUST FREQUENCY DIVIDER BASED ON RESONANT TUNNELING DEVICES. Comunicación en congreso. IEEE INTERNATIONAL SYMPOSIUM ON CIRCUITS AND SYSTEMS: ISCAS 2005 (.2005.KOBE, JAPÓN). KOBE, JAPÓN. 2005
  • Pettenghi-Roldan, Hector, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria:
    USING MULTI-THRESHOLD GATES IN RTD-BASED LOGIC DESIGN. Comunicación en congreso. EUROPEAN NANO SYSTMES CONFERENCE (ENS 2005) () (.2005.PARÍS, FRANCIA). PARÍS, FRANCIA. 2005
  • Pettenghi-Roldan, Hector, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria:
    A CAD TOOL FOR THE DESIGN OF RTD PROGRAMMABLE GATES BASED ON MOBILE. Comunicación en congreso. DESIGN OF CIRCUITS AND INTEGRATED SYSTEMS CONFERENCE (19.2004.BORDEAUX, FRANCIA). BORDEAUX, FRANCIA. 2004
  • Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose, Pettenghi-Roldan, Hector:
    RTD-BASED COMPACT PROGRAMMABLE GATES. Comunicación en congreso. INTERNATIONAL JOINT CONFERENCE ON NEURAL NETWORKS (IJCNN 2004) () (.2004.BUDAPEST, HUNGRÍA). BUDAPEST, HUNGRÍA. 2004
  • Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose, Pettenghi-Roldan, Hector:
    PROGRAMMABLE LOGIC GATE BASED ON RESONANT TUNNELING DEVICES. Comunicación en congreso. 2004 IEEE INTERNATIONAL SYMPOSIUM ON CIRCUITS AND SYSTEMS () (.2004.VANCOUVER, CANADA). VANCOUVER, CANADA. 2004
  • Pettenghi-Roldan, Hector, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria:
    USEFUL LOGIC BLOCKS ON CLOCKED SERIES-CONNECTED RTDS. Comunicación en congreso. 4TH IEEE CONFERENCE ON NANOTECHNOLOGY (IEEE_NANO 2004) (4) (4.2004.MUNICH, ALEMANIA). MUNICH, ALEMANIA. 2004
  • Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria:
    A THRESHOLD LOGIC SYNTHESIS TOOL FOR RTD CIRCUITS. Comunicación en congreso. EUROMICRO SYSTEMS ON DIGITAL SYSTEM DESIGN (DSD'04) () (.2004.RENNES, FRANCIA). RENNES, FRANCIA. 2004
  • Vazquez-Garcia De La Vega, Diego, Huertas-Sánchez, Gloria, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria, Rueda-Rueda, Adoracion, Huertas-Diaz, Jose Luis:
    A LP-LV HIGH PERFORMANCE MONOLITIC DTMF RECEIVER WITH ON-CHIP TEST FACILITIES. Comunicación en congreso. SPIE'S INTERNATIONAL SYMPOSIUM ON MICROTECHNOLOGIES FOR THE NEW MILLENIUM (SPIE'03) () (.2003.MAS PALOMAS, GRAN CANARIA, ESPAÑA). MAS PALOMAS, GRAN CANARIA, ESPAÑA. 2003
  • Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria:
    BEYOND THRESHOLD LOGIC: MULTI-THRESHOLD THRESHOLD LOGIC. Comunicación en congreso. MEL-ARI-NID WORKSHOP (.2003.TOULOUSE, FRANCIA). TOULOUSE, FRANCIA. 2003
  • Beiu-,V, Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose, Andonie-,R:
    DIFFERENTIAL IMPLEMENTATIONS OF THRESHOLD LOGIC GATES. Comunicación en congreso. INTERNATIONAL SYMPOSIUM ON SIGNALS, CIRCUITS AND SYSTEMS (SCS 2003) () (.2003.IASI, RUMANÍA). IASI, RUMANÍA. 2003
  • Beiu-,V, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria:
    REVIEW OF CAPACITIVE THRESHOLD GATE IMPLEMENTATIONS. Comunicación en congreso. INTERNATIONAL CONFERENCE ON ARTIFICIAL NEURAL NETWORKS (ICANN 2003) () (.2003.ESTAMBUL, TURQUÍA). ESTAMBUL, TURQUÍA. 2003
  • Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose, Pettenghi-Roldan, Hector, El-Alami-,H:
    DESIGN OF RESIDUE GENERATORS MODULO-3 USING THRESHOLD LOGIC. Comunicación en congreso. CONFERENCIA DE DISEÑO DE CIRCUITOS INTEGRADOS Y SISTEMAS (18.2003.CIUDAD REAL ). CIUDAD REAL. 2003
  • Beiu-,V, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria:
    REVIEW OF DIFFERENTIAL THRESHOLD GATE IMPLEMENTATIONS. Comunicación en congreso. IASTED INTERNATIONAL CONFERENCE ON NEURAL NETWORKS AND COMPUTATIONAL INTELLIEGENCE (NCI 2003) () (.2003.TIJUANA, MÉJICO). TIJUANA, MÉJICO. 2003
  • Martínez-Pérez, Manuel, Rodriguez-Villegas, Esther, Serrano-Gotarredona, Maria Teresa, Baeza-Alvarez, Juan Manuel, Rueda-Rueda, Adoracion, Perez-Cabello, Maria Teresa, Repiso-Asuero, Juan Manuel, Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose, Huertas-Sánchez, Gloria, Yufera-Garcia, Alberto, Linares-Barranco, Bernabe, Muñoz-Hinojosa, José María, Arias-Drake, Alberto, Guerra-Gutiérrez, Pedro, Doldan-Lorenzo, Ricardo, El-Gmili, Hakim, Leger-, Gildas:
    A VHDL BEHAVIOURAL MODEL FOR PIPELINE ADCS. Comunicación en congreso. NUEVAS PERSPECTIVAS EN LA INTERVENCION PSICOPEDAGOGICA: II. ORIENTACION, EDUCAION ESPECIAL Y FORMACION DEL PROFESORADO (.2002.MADRID, ESPAÑA). . 2002
  • Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose, Rodriguez-Villegas, Esther, Rueda-,A:
    THRESHOLD-LOGIC-BASED DESIGN OF COMPRESSORS. Comunicación en congreso. INTERNATIONAL CONFERENCE ON ELECTRONIC CIRCUITS AND SYSTEMS (.2002.DUBROVNIK, CROACIA). DUBROVNIK, CROACIA. 2002
  • Martínez-Pérez, Manuel, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria, Koegst-,M, Ruelke-,S, Susse-,H:
    AN ENCODING TECHNIQUE FOR LOW POWER CMOS IMPLEMENTATIONS OF CONTROLLERS. Comunicación en congreso. DESIGN, AUTOMATION TEST IN EUROPE (.2002.PARIS). PARIS. 2002
  • Rodriguez-Villegas, Esther, Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose, Rueda-,A:
    HIGH-SPEED LOW-POWER LOGIC GATES USING FLOATING GATES. Conferencia Congreso no publicada. IEEE INTERNATIONAL SYMPOSIUM ON CIRCUITS AND SYSTEMS (.2002.-). -. 2002
  • Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose, Huertas-Diaz, Jose Luis:
    SIMPLIFIED REED-MULLER EXPRESSIONS FOR RESIDUE THRESHOLD FUNCTIONS. Conferencia Congreso no publicada. IEEE INTERNATIONAL SYMPOSIUM ON CIRCUITS AND SYSTEMS (.2002.-). -. 2002
  • Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose:
    REED-MULLER DESCRIPTION OF SYMMETRIC FUNCTIONS. Comunicación en congreso. IEEE INTERNATIONAL SYMPOSIUM ON CIRCUITS AND SYSTEMS (33.2001.SYDNEY). SYDNEY. 2001
  • Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose, Jiménez-Naharro, Raúl, Rodriguez-Villegas, Esther:
    LOW-POWER LOGIC STYLES FOR FULL-ADDER CIRCUITS. Comunicación en congreso. INTERNATIONAL CONFERENCE ON ELECTRONICS, CIRCUITS AND SYSTEMS (8.2001.MALTA). MALTA. 2001
  • Vazquez-Garcia De La Vega, Diego, Avedillo-De, Maria Jose, Huertas-Sánchez, Gloria, Quintana-Toledo, Jose Maria, Pauristsch-,M, Rueda-Rueda, Adoracion, Huertas-Diaz, Jose Luis:
    A LOW-VOLTAGE LOW-POWER HIGH PERFORMANCE FULLY INTEGRATED DTMF RECEIVER. Comunicación en congreso. EUROPEAN SOLID-STATE CIRCUITS CONFERENCE (27.2001.VILLACH, AUSTRIA). VILLACH, AUSTRIA. 2001
  • Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose, Rodriguez-Villegas, Esther:
    IMPROVED COMPRESSOR DESIGNS BASES ON THRESHOLD LOGIC. Comunicación en congreso. SEMINARIO ANUAL DE AUTOMÁTICA, ELECTRÓNICA INDUSTRIAL E INSTRUMENTACIÓN. SAAEI 2001 (.2001.MATANZAS, CUBA). MATANZAS, CUBA. 2001
  • Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria, Jiménez-Naharro, Raúl:
    PASS TRANSISTOR THRESHOLD GATES. APPLICATIONS TO WOS FILTERS. Comunicación en congreso. INTERNATIONAL WORKSHOP ON LOGIC & SYNTHESIS (10.2001.GRANLIBAKKEN, CALIFORNIA). GRANLIBAKKEN, CALIFORNIA. 2001
  • Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose, Jiménez-Naharro, Raúl, Rodriguez-Villegas, Esther:
    PRACTICAL LOW-COST CPL IMPLEMENATIONS OF THRESHOLD LOGIC FUNCTIONS. Comunicación en congreso. GLSVLSI (1.2001.DESCONOCIDO). DESCONOCIDO. 2001
  • Martínez-Pérez, Manuel, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria, Huertas-Diaz, Jose Luis:
    A FLEXIBLE STATE ASSIGNMENT ALGORITHM FOR LOW POWER IMPLEMENTATIONS. Comunicación en congreso. PROC. DESIGN CIRCUITS AND INTEGRATED SYSTEMS CONFERENCE (15.2001.OPORTO). OPORTO. 2001
  • Rodriguez-Villegas, Esther, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria, Rueda-Rueda, Adoracion:
    EFFICIENT VMOS REALIZATION OF TRESHOLD VOTERS FOR SELF-PURGING REDUNDANCY. Comunicación en congreso. BRAZILIAN SYMPOSIUM ON INTEGRATED CIRCUIT DESIGN (13.2000.BRASIL). BRASIL. 2000
  • Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose, Rodriguez-Villegas, Esther, Rueda-Rueda, Adoracion:
    VMOS-BASED COMPRESSOR DESIGNS. Comunicación en congreso. INTERNATIONAL CONFERENCE ON MICROELECTRONICS (1.2000.TEHERÁN). TEHERÁN. 2000
  • Martínez-Pérez, Manuel, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria, Huertas-Diaz, Jose Luis:
    NEW IDEAS ON FACE CONSTRAINED GENERATION. Comunicación en congreso. DESIGN OF INTEGRATED CIRCUITS AND SYSTEMS DCIS 2000 (15.2000.MONTPELLIER, FRANCIA). MONTPELLIER, FRANCIA. 2000
  • Martínez-Pérez, Manuel, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria, Koegst-,M, Ruelke-,S, Susse-,H:
    NEW LOW POWER STATE ASSIGNMENT APPROACH. Comunicación en congreso. DESIGN OF INTEGRATED CIRCUITS AND SYSTEMS DCIS 2000 (15.2000.MONTPELLIER, FRANCIA). MONTPELLIER, FRANCIA. 2000
  • Rueda-Rueda, Adoracion, Avedillo-De, Maria Jose, Guerra-,P., Quintana-Toledo, Jose Maria, Serra-,F., Vazquez-Garcia De La Vega, Diego, Yufera-Garcia, Alberto:
    DISEÑO E IMPLEMENTACION DE UN BIOFONO DIGITAL CMOS DE BAJO CONSUMO. Comunicación en congreso. SEMINARIO DEL PROGRAMA NACIONAL DE TECNOLOGIAS DE LA INFORMACION Y LAS COMUNICACIONES (TEDEA2000). . 2000
  • Koegst-,M, Ruelke-,S, Martínez-Pérez, Manuel, Susse-,H, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria:
    COMBINATION OF TWO APPROACHES FOR LOW POWER DESIGN OF CONTROLLERS. Comunicación en congreso. INTERNATIONAL CONFERENCE ON MIXED DESIGN OF INTEGRATED CIRCUITS AND SYSTEMS (7.2000.GDYNIA, POLONIA). GDYNIA, POLONIA. 2000
  • Martínez-Pérez, Manuel, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria, Huertas-Diaz, Jose Luis:
    AN ALGORITHM FOR FACE-CONSTRAINED ENCODING OF SYMBOLS USING MINIMUM CODE LENGTH. Comunicación en congreso. DESIGN, AUTOMATION AND TEST IN EUROPE (1.1999.MUNICH). MUNICH. 1999
  • Rodriguez-Villegas, Esther, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria, Huertas-Sánchez, Gloria, Rueda-Rueda, Adoracion:
    VMOS-BASED SORTERS FOR MULTIPLIER IMPLEMENTATION. Comunicación en congreso. INTERNATIONAL SYMPOSIUM ON CIRCUITS AND SYSETMS (32.1999.ORLANDO, FLORIDA). ORLANDO, FLORIDA. 1999
  • Prieto-, J.A., Peralias-Macias, Eduardo, Rueda-Rueda, Adoracion, Quintana-Toledo, Jose Maria, Huertas-Diaz, Jose Luis:
    APPLICATION OF STATISTICAL CRITERIA TO QUALITY EVALUATION OF ANALOG PLACERS. Comunicación en congreso. DESIGN OF CIRCUITS AND INTEGRATED SYSTEMS CONFERENCE (14.1999.PALMA DE MALLORCA). PALMA DE MALLORCA. 1999
  • Martínez-Pérez, Manuel, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria, Huertas-Diaz, Jose Luis:
    PICOLA: A NOVEL COLUMN-BASED ALGORITHM FOR PARTIAL ENCODING PROBLEMS. Comunicación en congreso. DESIGN OF CIRCUITS AND INTEGRATED SYSTEMS CONFERENCE, DCIS 98 (13.1998.MADRID). . 1998
  • Martínez-Pérez, Manuel, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria, Huertas-Diaz, Jose Luis:
    A DYNAMIC MODEL FOR THE STATE ASSIGNMENT. Comunicación en congreso. DESIGN AUTOMATION AND TEST IN EUROPE (1.1998.PARIS). PARIS. 1998
  • Prieto-, J.A., Rueda-Rueda, Adoracion, Quintana-Toledo, Jose Maria, Huertas-Diaz, Jose Luis:
    A PERFORMANCE-DRIVEN PLACEMENT ALGORITH WITH SIMULTANEOUS PLACEANDROUTE OPTIMIZATION FOR ANALOG IC-S. Comunicación en congreso. EUROPEAN DESIGN AND TEST CONFERENCE (4.1997.PARIS). PARIS. 1997
  • Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose, Parra-Fernández, María Del Pilar, Huertas-Diaz, Jose Luis:
    OPTIMUM PLA FOLDING THROUGH BOOLEAN SATISFIABILITY. Comunicación en congreso. ASIA AND SOUTH PACIFIC DESIGN AUTOMATION CONFERENCE () (.1995.JAPON). JAPON. 1995
  • Quintana-Toledo, Jose Maria, Avedillo-De, Maria Jose, Rueda-Rueda, Adoracion, Baena-Oliva, Maria Carmen, Huertas-Diaz, Jose Luis:
    PRACTICAL LOW-COST CMOS REALIZATION OF COMPLEX LOGIC FUNCTIONS. Comunicación en congreso. EUROPEAN CONFERENCE ON CIRCUIT THEORY AND DESIGN () (.1995.ESTAMBUL, TURQUÍA). ESTAMBUL, TURQUÍA. 1995
  • Parra-Fernández, María Del Pilar, Avedillo-De, Maria Jose, Quintana-Toledo, Jose Maria:
    PLEGADO ÓPTIMO DE PLAS MEDIANTE SATISFACTORIEDAD BOOLEANA. Comunicación en congreso. IX Congreso de Diseño de Circuitos Integrados (.1994.GRAN CANARIA). GRAN CANARIA. 1994
  • Quintana-Toledo, Jose Maria, Rueda-Rueda, Adoracion, Avedillo-De, Maria Jose, Baena-Oliva, Maria Carmen:
    DISEÑO EFICIENTE DE UN ELEMENTO-C DE MULLER BASADO EN PUERTAS UMBRAL. Comunicación en congreso. IX Congreso de Diseño de Circuitos Integrados (.1994.GRAN CANARIA). GRAN CANARIA. 1994
  • Parra-Fernández, María Del Pilar, Baena-Oliva, Maria Carmen, Quintana-Toledo, Jose Maria, Huertas-Diaz, Jose Luis:
    UNA HERRAMIENTA PARA LA CONSTRUCCIÓN DE MULTIPLICADORES ÓPTIMOS EN CAMPOS FINITOS. Comunicación en congreso. CONGRESOS DE DISEÑO DE CIRCUITOS INTEGRADOS. MÁLAGA (8.1993.MÁLAGA). . 1993

Tesis dirigidas y co-dirigidas:

  • :
    DISEÑO LOGICO DE CIRCUITOS DIGITALES USANDO DISPOSITIVOS CON CARACTERÍSTICA NDR. Tesis Doctoral. 2011
  • Nuñez-Martínez, Juan:
    Diseño lógico de circuitos digitales usando dispositivos con característica NDR. Tesis Doctoral. 2011
  • Pettenghi-Roldan, Hector:
    UNA APORTACION AL DISEÑO DIGITAL USANDO DISPOSITIVOS BASADOS EN EFECTO TUNEY RESONANTE. Tesis Doctoral. 2009
  • Prieto-, J.A.:
    GELSA: UN COLOCADOR FLEXIBLE PARA CIRCUITOS INTEGRADOS ANALÓGICOS. Tesis Doctoral. 2001
  • Avedillo-De, Maria Jose:
    UNA APORTACIÓN AL DISEÑO ÓPTIMO DE MÁQUINAS DE ESTADO FÍNITO. Tesis Doctoral. 1992